UC2843BD1013TR ic ચિપ ઇન્ટિગ્રેટેડ સર્કિટ ઇલેક્ટ્રોનિક્સ સેમિકન્ડક્ટર તદ્દન નવું અને મૂળ વન સ્પોટ બાય
ઉત્પાદન વિશેષતાઓ
TYPE | વર્ણન |
શ્રેણી | સંકલિત સર્કિટ (ICs) |
Mfr | એસટીમાઈક્રોઈલેક્ટ્રોનિક્સ |
શ્રેણી | - |
પેકેજ | ટેપ અને રીલ (TR) કટ ટેપ (CT) ડિજી-રીલ® |
SPQ | 2500 |
ઉત્પાદન સ્થિતિ | સક્રિય |
આઉટપુટ પ્રકાર | ટ્રાન્ઝિસ્ટર ડ્રાઈવર |
કાર્ય | સ્ટેપ-અપ, સ્ટેપ-અપ/સ્ટેપ-ડાઉન |
આઉટપુટ રૂપરેખાંકન | સકારાત્મક, અલગતા સક્ષમ |
ટોપોલોજી | બુસ્ટ, ફ્લાયબેક |
આઉટપુટની સંખ્યા | 1 |
આઉટપુટ તબક્કાઓ | 1 |
વોલ્ટેજ - પુરવઠો (Vcc/Vdd) | 7.6V ~ 30V |
આવર્તન - સ્વિચિંગ | 500kHz સુધી |
ડ્યુટી સાયકલ (મહત્તમ) | 96% |
સિંક્રનસ રેક્ટિફાયર | No |
ઘડિયાળ સમન્વયન | No |
સીરીયલ ઈન્ટરફેસ | - |
નિયંત્રણ લક્ષણો | આવર્તન નિયંત્રણ |
ઓપરેટિંગ તાપમાન | -25°C ~ 85°C (TA) |
માઉન્ટિંગ પ્રકાર | સપાટી માઉન્ટ |
પેકેજ / કેસ | 8-SOIC (0.154", 3.90mm પહોળાઈ) |
સપ્લાયર ઉપકરણ પેકેજ | 8-SOIC |
બેઝ પ્રોડક્ટ નંબર | UC2843B |
ઇન્ટિગ્રેટેડ સર્કિટ પ્રકાર
1.એલડીઓ, અથવા લો ડ્રોપઆઉટ રેગ્યુલેટર, એ નીચા ડ્રોપઆઉટ રેખીય નિયમનકાર છે જે તેના સંતૃપ્તિ પ્રદેશમાં કાર્યરત ટ્રાન્ઝિસ્ટર અથવા ફીલ્ડ ઇફેક્ટ ટ્યુબ (FET) નો ઉપયોગ કરે છે અને નિયમન કરેલ આઉટપુટ વોલ્ટેજ ઉત્પન્ન કરવા માટે લાગુ ઇનપુટ વોલ્ટેજમાંથી વધારાનું વોલ્ટેજ બાદ કરે છે.
ચાર મુખ્ય ઘટકો છે ડ્રોપઆઉટ, નોઈઝ, પાવર સપ્લાય રિજેક્શન રેશિયો (PSRR), અને શાંત વર્તમાન Iq.
મુખ્ય ઘટકો: સ્ટાર્ટિંગ સર્કિટ, સતત વર્તમાન સ્ત્રોત બાયસ યુનિટ, સર્કિટને સક્ષમ કરવું, તત્વને સમાયોજિત કરવું, સંદર્ભ સ્ત્રોત, ભૂલ એમ્પ્લીફાયર, પ્રતિસાદ રેઝિસ્ટર નેટવર્ક અને સંરક્ષણ સર્કિટ વગેરે.
2. સંચાલન સિદ્ધાંત
LDO મૂળભૂત સર્કિટમાં શ્રેણી નિયમનકાર VT, સેમ્પલિંગ રેઝિસ્ટર R1 અને R2 અને સરખામણી એમ્પ્લીફાયર Aનો સમાવેશ થાય છે.
સિસ્ટમ સંચાલિત થાય છે, જો સક્ષમ પિન ઉચ્ચ સ્તર પર હોય, તો સર્કિટ શરૂ થાય છે, સતત વર્તમાન સ્ત્રોત સર્કિટ સમગ્ર સર્કિટને પૂર્વગ્રહ પ્રદાન કરે છે, સંદર્ભ સ્ત્રોત વોલ્ટેજ ઝડપથી સ્થાપિત થાય છે, અને અનિયંત્રિત ઇનપુટ વોલ્ટેજનો ઉપયોગ વોલ્ટેજ તરીકે થાય છે. પાવર સપ્લાયના સંદર્ભ વોલ્ટેજનો ઉપયોગ એરર એમ્પ્લીફાયરના નેગેટિવ ફેઝ ઇનપુટ વોલ્ટેજ તરીકે થાય છે, રેઝિસ્ટર ફીડબેક નેટવર્ક આઉટપુટ વોલ્ટેજને વિભાજિત કરે છે અને ફીડબેક વોલ્ટેજ મેળવે છે, આ ફીડબેક વોલ્ટેજ એ એરર કોમ્પેરેટરના સમાન દિશાના ટર્મિનલમાં ઇનપુટ છે, અને નકારાત્મક આ પ્રતિસાદ વોલ્ટેજ એ ભૂલ તુલનાકારની આઇસોટ્રોપિક બાજુમાં ઇનપુટ છે અને નકારાત્મક સંદર્ભ વોલ્ટેજ સાથે સરખામણી કરવામાં આવે છે.પાવર એડજસ્ટિંગ એલિમેન્ટના ગેટને સીધું નિયંત્રિત કરવા માટે એરર એમ્પ્લીફાયર દ્વારા બે વોલ્ટેજ વચ્ચેના તફાવતને વિસ્તૃત કરવામાં આવે છે, અને એલડીઓનું આઉટપુટ એડજસ્ટિંગ ટ્યુબની વહન સ્થિતિને બદલીને નિયંત્રિત થાય છે, એટલે કે Vout = (R1 + R2)/ R2 × Vref
વાસ્તવિક લો ડ્રોપઆઉટ લીનિયર રેગ્યુલેટરમાં અન્ય કાર્યો પણ છે જેમ કે લોડ શોર્ટ સર્કિટ પ્રોટેક્શન, ઓવરવોલ્ટેજ શટડાઉન, થર્મલ શટડાઉન, રિવર્સ કનેક્શન પ્રોટેક્શન વગેરે.
3.ફાયદા, ગેરફાયદા અને વર્તમાન સ્થિતિ
લો ડ્રોપઆઉટ વોલ્ટેજ (LDO) લીનિયર રેગ્યુલેટર્સ ઓછી કિંમત, ઓછો અવાજ, ઓછો શાંત પ્રવાહ, થોડા બાહ્ય ઘટકો, સામાન્ય રીતે માત્ર એક કે બે બાયપાસ કેપેસિટર હોય છે, અને તેનો પોતાનો અવાજ અને ઉચ્ચ પાવર સપ્લાય રિજેક્શન રેશિયો (PSRR) હોય છે.LDO એ ચિપ પરની લઘુચિત્ર સિસ્ટમ છે (SoC) ખૂબ ઓછા સ્વ-ઉપયોગ સાથે.તેનો ઉપયોગ વર્તમાન મુખ્ય ચેનલ નિયંત્રણ માટે થઈ શકે છે અને તેમાં સંકલિત હાર્ડવેર સર્કિટ છે જેમ કે MOSFETs ખૂબ જ ઓછા ઇન-લાઇન ઓન-રેઝિસ્ટન્સ સાથે, Schottky ડાયોડ્સ, સેમ્પલિંગ રેઝિસ્ટર અને વોલ્ટેજ ડિવાઈડર્સ, તેમજ ઓવર-કરન્ટ પ્રોટેક્શન, ઓવર-ટેમ્પરેચર પ્રોટેક્શન, ચોકસાઇ સંદર્ભ સ્ત્રોતો, વિભેદક સંવર્ધકો, વિલંબ, વગેરે. પીજી એ એલડીઓની નવી પેઢી છે જેમાં દરેક આઉટપુટ સ્થિતિ અને વિલંબિત સલામત વીજ પુરવઠા માટે સ્વ-પરીક્ષણ હોય છે, જેને પાવર ગુડ, એટલે કે "પાવર ગુડ અથવા પાવર સ્ટેબલ" પણ કહી શકાય. .ઘણા LDO ને સ્થિર કામગીરી માટે ઇનપુટ પર અને આઉટપુટ પર માત્ર એક કેપેસિટરની જરૂર પડે છે.
નવા LDOs નીચેના વિશિષ્ટતાઓ પ્રાપ્ત કરી શકે છે: 30µV નો આઉટપુટ અવાજ, 60dB નો PSRR, 6µA નો શાંત પ્રવાહ અને માત્ર 100mV નો વોલ્ટેજ ડ્રોપ.LDO લીનિયર રેગ્યુલેટરની આ સુધારેલી કામગીરી માટેનું મુખ્ય કારણ એ છે કે ઉપયોગમાં લેવાતું રેગ્યુલેટર એ P-ચેનલ MOSFET છે, જે વોલ્ટેજ-સંચાલિત છે અને તેને કોઈ કરંટની જરૂર નથી, જે ઉપકરણ દ્વારા જ વપરાતો કરંટ અને તેની આસપાસના વોલ્ટેજ ડ્રોપને ઘટાડે છે.ડ્રોપ લગભગ આઉટપુટ વર્તમાન અને ઓન-રેઝિસ્ટન્સના ઉત્પાદનની સમાન છે.MOSFET માં વોલ્ટેજ ડ્રોપ તેના નીચા ઓન-રેઝિસ્ટન્સને કારણે ખૂબ જ ઓછો છે.સામાન્ય રેખીય નિયમનકારો PNP ટ્રાન્ઝિસ્ટરનો ઉપયોગ કરે છે.PNP ટ્રાન્ઝિસ્ટર સાથેના સર્કિટ્સમાં, PNP ટ્રાંઝિસ્ટરને સંતૃપ્તિમાં જતા અટકાવવા અને આઉટપુટ ક્ષમતા ઘટાડવા માટે ઇનપુટ અને આઉટપુટ વચ્ચેનો વોલ્ટેજ ડ્રોપ ખૂબ ઓછો હોવો જોઈએ નહીં.