XC7Z015-2CLG485I - એકીકૃત સર્કિટ (ICs), એમ્બેડેડ, સિસ્ટમ ઓન ચિપ (SoC)
ઉત્પાદન વિશેષતાઓ
TYPE | વર્ણન |
શ્રેણી | સંકલિત સર્કિટ (ICs) |
Mfr | એએમડી |
શ્રેણી | Zynq®-7000 |
પેકેજ | ટ્રે |
ઉત્પાદન સ્થિતિ | સક્રિય |
આર્કિટેક્ચર | MCU, FPGA |
કોર પ્રોસેસર | CoreSight™ સાથે ડ્યુઅલ ARM® Cortex®-A9 MPCore™ |
ફ્લેશ કદ | - |
રેમ કદ | 256KB |
પેરિફેરલ્સ | ડીએમએ |
કનેક્ટિવિટી | CANbus, EBI/EMI, ઈથરનેટ, I²C, MMC/SD/SDIO, SPI, UART/USART, USB OTG |
ઝડપ | 766MHz |
પ્રાથમિક લક્ષણો | Artix™-7 FPGA, 74K લોજિક કોષો |
ઓપરેટિંગ તાપમાન | -40°C ~ 100°C (TJ) |
પેકેજ / કેસ | 485-LFBGA, CSPBGA |
સપ્લાયર ઉપકરણ પેકેજ | 485-CSPBGA (19x19) |
I/O ની સંખ્યા | 130 |
બેઝ પ્રોડક્ટ નંબર | XC7Z015 |
દસ્તાવેજો અને મીડિયા
સંસાધન પ્રકાર | લિંક |
માહિતી પત્ર | Zynq-7000 SoC સ્પષ્ટીકરણ |
પર્યાવરણીય માહિતી | Xiliinx RoHS પ્રમાણપત્ર |
ફીચર્ડ ઉત્પાદન | બધા પ્રોગ્રામેબલ Zynq®-7000 SoC |
EDA મોડલ્સ | અલ્ટ્રા લાઇબ્રેરિયન દ્વારા XC7Z015-2CLG485I |
પર્યાવરણીય અને નિકાસ વર્ગીકરણ
ATTRIBUTE | વર્ણન |
RoHS સ્થિતિ | ROHS3 સુસંગત |
ભેજ સંવેદનશીલતા સ્તર (MSL) | 3 (168 કલાક) |
પહોંચ સ્થિતિ | અપ્રભાવિત પહોંચો |
ECCN | 3A991A2 |
HTSUS | 8542.39.0001 |
પીએલ પાવર-પાવર સપ્લાય સિક્વન્સિંગ ચાલુ/બંધ
PL માટે ભલામણ કરેલ પાવર-ઓન ક્રમ VCCINT, VCCBRAM, VCCAUX, અને VCCO છે જે ન્યૂનતમ વર્તમાન ડ્રો હાંસલ કરે છે અને ખાતરી કરે છે કે I/Os પાવર-ઓન પર 3-સ્ટેટેડ છે.આગ્રહણીય પાવર-ઑફ સિક્વન્સ પાવર-ઑન સિક્વન્સનો રિવર્સ છે.જો VCCINT અને VCCBRAM પાસે સમાન ભલામણ કરેલ વોલ્ટેજ સ્તર હોય તો બંનેને સમાન પુરવઠા દ્વારા સંચાલિત કરી શકાય છે અને એકસાથે રેમ્પ કરી શકાય છે.જો VCCAUX અને VCCO પાસે સમાન ભલામણ કરેલ વોલ્ટેજ સ્તર હોય તો બંનેને સમાન પુરવઠા દ્વારા સંચાલિત કરી શકાય છે અને એકસાથે રેમ્પ કરી શકાય છે.
HR I/O બેંકો અને રૂપરેખાંકન બેંક 0 માં 3.3V ના VCCO વોલ્ટેજ માટે:
• ઉપકરણની વિશ્વસનીયતાના સ્તરને જાળવવા માટે દરેક પાવર-ઑન/ઑફ ચક્ર માટે VCCO અને VCCAUX વચ્ચેનો વોલ્ટેજ તફાવત TVCCO2VCCAUX કરતાં વધુ સમય માટે 2.625V કરતાં વધુ ન હોવો જોઈએ.
• TVCCO2VCCAUX સમય પાવર-ઑન અને પાવર-ઑફ રેમ્પ વચ્ચે કોઈપણ ટકાવારીમાં ફાળવી શકાય છે.
GTP ટ્રાન્સસીવર્સ (માત્ર XC7Z012S અને XC7Z015)
GTP ટ્રાન્સસીવર્સ (માત્ર XC7Z012S અને XC7Z015) માટે ન્યૂનતમ વર્તમાન ડ્રો હાંસલ કરવા માટે ભલામણ કરેલ પાવર-ઓન ક્રમ VCCINT, VMGTAVCC, VMGTAVTT અથવા VMGTAVCC, VCCINT, VMGTAVTT છે.VMGTAVCC અને VCCINT બંનેને એકસાથે રેમ્પ કરી શકાય છે.આગ્રહણીય પાવર-ઑફ ક્રમ એ ન્યૂનતમ વર્તમાન ડ્રો હાંસલ કરવા માટે પાવર-ઑન સિક્વન્સનો રિવર્સ છે.
જો આ ભલામણ કરેલ સિક્વન્સને પૂર્ણ કરવામાં ન આવે, તો પાવર-અપ અને પાવર-ડાઉન દરમિયાન વીએમજીટીએવીટીટીમાંથી દોરવામાં આવેલ પ્રવાહ સ્પષ્ટીકરણો કરતા વધારે હોઈ શકે છે.
• જ્યારે VMGTAVTT પહેલાં VMGTAVCC અને VMGTAVTT – VMGTAVCC > 150 mV અને VMGTAVCC < 0.7V પહેલાં સંચાલિત થાય છે, ત્યારે VMGTAVCC રેમ્પ અપ દરમિયાન VMGTAVTT વર્તમાન ડ્રો ટ્રાન્સસીવર દીઠ 460 mA વધી શકે છે.વર્તમાન ડ્રોનો સમયગાળો 0.3 x TMGTAVCC (GND થી VMGTAVCC ના 90% સુધીનો રેમ્પ સમય) સુધીનો હોઈ શકે છે.પાવર-ડાઉન માટે વિપરીત સાચું છે.
• જ્યારે VMCINT અને VMGTAVTT - VCCINT > 150 mV અને VCCINT < 0.7V પહેલાં VMGTAVTT સંચાલિત થાય છે, ત્યારે VMCINT રેમ્પ અપ દરમિયાન VMGTAVTT વર્તમાન ડ્રો 50 mA પ્રતિ ટ્રાન્સસીવર સુધી વધી શકે છે.વર્તમાન ડ્રોનો સમયગાળો 0.3 x TVCCINT (GND થી VCCINT ના 90% સુધીનો રેમ્પ સમય) સુધીનો હોઈ શકે છે.પાવર-ડાઉન માટે વિપરીત સાચું છે.
પુરવઠા માટે કોઈ ભલામણ કરેલ ક્રમ બતાવેલ નથી.