ઓર્ડર_બીજી

ઉત્પાદનો

XCF128XFTG64C એન્કેપ્સ્યુલેશન BGA64 XL ઉચ્ચ-ઘનતા ગોઠવણી અને સંગ્રહ ઉપકરણો

ટૂંકું વર્ણન:


ઉત્પાદન વિગતો

ઉત્પાદન ટૅગ્સ

ઉત્પાદન વિશેષતાઓ

TYPE વર્ણન
શ્રેણી સંકલિત સર્કિટ (ICs)

મેમરી

FPGAs માટે રૂપરેખાંકન પ્રોમ્સ

Mfr AMD Xilinx
શ્રેણી -
પેકેજ ટ્રે
ઉત્પાદન સ્થિતિ અપ્રચલિત
પ્રોગ્રામેબલ પ્રકાર સિસ્ટમ પ્રોગ્રામેબલ માં
મેમરી માપ 128Mb
વોલ્ટેજ - પુરવઠો 1.7V ~ 2V
ઓપરેટિંગ તાપમાન -40°C ~ 85°C
માઉન્ટિંગ પ્રકાર સપાટી માઉન્ટ
પેકેજ / કેસ 64-TBGA
સપ્લાયર ઉપકરણ પેકેજ 64-FTBGA (10×13)
બેઝ પ્રોડક્ટ નંબર XCF128

દસ્તાવેજો અને મીડિયા

સંસાધન પ્રકાર લિંક
માહિતી પત્ર XCF128XFT(G)64C ડેટાશીટ
પર્યાવરણીય માહિતી Xiliinx RoHS પ્રમાણપત્ર

Xilinx REACH211 પ્રમાણપત્ર

PCN અપ્રચલિતતા/ EOL બહુવિધ ઉપકરણો 01/Jun/2015

મલ્ટ ડિવાઇસ EOL Rev3 9/મે/2016

જીવનનો અંત 10/JAN/2022

PCN પાર્ટ સ્ટેટસ ચેન્જ ભાગો 25/Apr/2016 ના રોજ ફરીથી સક્રિય થયા
HTML ડેટાશીટ XCF128XFT(G)64C ડેટાશીટ

પર્યાવરણીય અને નિકાસ વર્ગીકરણ

ATTRIBUTE વર્ણન
RoHS સ્થિતિ ROHS3 સુસંગત
ભેજ સંવેદનશીલતા સ્તર (MSL) 3 (168 કલાક)
પહોંચ સ્થિતિ અપ્રભાવિત પહોંચો
ECCN 3A991B1A
HTSUS 8542.32.0071

Xilinx ઇન-સિસ્ટમ પ્રોગ્રામેબલ રૂપરેખાંકન PROM (આકૃતિ 1) ની XC18V00 શ્રેણી રજૂ કરે છે.આ 3.3V ફેમિલીના ઉપકરણોમાં 4-મેગાબીટ, 2-મેગાબીટ, 1-મેગાબીટ અને 512-કિલોબીટ PROMનો સમાવેશ થાય છે જે Xilinx FPGA રૂપરેખાંકન બીટસ્ટ્રીમને પુનઃપ્રોગ્રામિંગ અને સ્ટોર કરવા માટે સરળ-ટાઉઝ, ખર્ચ-અસરકારક પદ્ધતિ પ્રદાન કરે છે.

જ્યારે FPGA માસ્ટર સીરીયલ મોડમાં હોય, ત્યારે તે રૂપરેખાંકન ઘડિયાળ જનરેટ કરે છે જે PROM ને ચલાવે છે.CE અને OE સક્ષમ થયા પછી ટૂંકો ઍક્સેસ સમય, ડેટા PROM DATA (D0) પિન પર ઉપલબ્ધ છે જે FPGA DIN પિન સાથે જોડાયેલ છે.નવો ડેટા દરેક વધતી ઘડિયાળની ધાર પછી ટૂંકા એક્સેસ સમય માટે ઉપલબ્ધ છે.FPGA રૂપરેખાંકન પૂર્ણ કરવા માટે ઘડિયાળના કઠોળની યોગ્ય સંખ્યા જનરેટ કરે છે.જ્યારે FPGA સ્લેવ સીરીયલ મોડમાં હોય છે, ત્યારે PROM અને FPGA બાહ્ય ઘડિયાળ દ્વારા ક્લોક કરવામાં આવે છે.

જ્યારે FPGA માસ્ટર સિલેક્ટ MAP મોડમાં હોય, ત્યારે FPGA રૂપરેખાંકન ઘડિયાળ જનરેટ કરે છે જે PROM ને ચલાવે છે.જ્યારે FPGA સ્લેવ પેરેલલ અથવા સ્લેવ સિલેક્ટ MAP મોડમાં હોય, ત્યારે બાહ્ય ઓસિલેટર રૂપરેખાંકન ઘડિયાળ જનરેટ કરે છે જે PROM અને FPGA ને ચલાવે છે.CE અને OE સક્ષમ થયા પછી, ડેટા PROM ના ડેટા (D0-D7) પિન પર ઉપલબ્ધ છે.નવો ડેટા દરેક વધતી ઘડિયાળની ધાર પછી ટૂંકા એક્સેસ સમય માટે ઉપલબ્ધ છે.ડેટા CCLK ની નીચેની વધતી ધાર પર FPGA માં ક્લોક કરવામાં આવે છે.સ્લેવ પેરેલલ અથવા સ્લેવ સિલેક્ટ MAP મોડ્સમાં ફ્રી-રનિંગ ઓસિલેટરનો ઉપયોગ કરી શકાય છે.

નીચેના ઉપકરણના CE ઇનપુટને ચલાવવા માટે CEO આઉટપુટનો ઉપયોગ કરીને બહુવિધ ઉપકરણોને કાસ્કેડ કરી શકાય છે.આ સાંકળના તમામ PROM ના ઘડિયાળના ઇનપુટ્સ અને ડેટા આઉટપુટ એકબીજા સાથે જોડાયેલા છે.બધા ઉપકરણો સુસંગત છે અને પરિવારના અન્ય સભ્યો સાથે અથવા XC17V00 વન-ટાઇમ પ્રોગ્રામેબલ સીરીયલ PROM કુટુંબ સાથે કેસ્કેડ કરી શકાય છે.

 


  • અગાઉના:
  • આગળ:

  • તમારો સંદેશ અહીં લખો અને અમને મોકલો